# 低電圧並列電源システムの簡易リプル算出モデルについて\*



## Ripple Estimation for Paralleled Converter System with Simplified Circuit Model

Teruhiko Kohama and Atsushi Yokomizo

Ripple estimation for paralleled converter system is proposed. Current and voltage ripples in the output capacitor of the paralleled system are estimated through a simplified circuit model which is available for any paralleled converter system. Relationships between the ripples and circuit parameters such as duty ratio, inductor and number of modules are revealed clearly, that leads the paralleled system to a zero ripple converter system.

Key Words: Paralleled Converter System, Ripple, Interleaving Operation, DC-DC Converter, Fast Response, VRM

#### 1. まえがき

DC-DC コンバータを複数台並列接続する並列電源シ ステム<sup>(1)~(5)</sup>は,低電圧大容量電源を実現する手法とし て広く利用されている.並列電源システムは電源モジュー ルをインターリーブ動作させることによって出力電圧の 高速応答を実現することができるためVRM(Voltage Regulation Module)のように頻繁に出力電圧が変動す る電源に適している.

インターリーブとは、各モジュールのスイッチング位 相を意図的にずらすことによって出力リプルを低減する 技術である.例えば、図1(a)のように2台の電源モジュー ルを使った並列システムについて考える.ここで、各モ ジュールのスイッチング周期が等しく、位相差が180° 異なると、それぞれの電流波形は図1(b)のようにな リ、その和である出力電流はリプルが大幅に低減した波 形となる.この結果、モジュール1台で電力供給する場 合と比べて大幅に電圧,電流リプルを低減させることが 可能となる.言い換えると,出力電流,電圧リプル一定 の条件下では,並列電源システムの方が,モジュールの 出力インダクタやコンデンサを大幅に小さくすることが でき,高速な出力電圧応答が容易に実現できる.

ー般に、出力リプルは接続台数の増加に伴って低減す ることが広く知られている.しかし、実際にどの程度低 減できるかといった定量的な把握はこれまでなされてお らず、実機による確認がほとんどであった.

そこで本稿では、任意の並列電源システムにおいてその出力電流、電圧リプルを比較的簡便に算出するための 等価簡易モデルを導出し、これを基にリプル算出を行った.動作の前提として電源モジュールは適切なインター リープ動作を行っているものとする.

2. 並列電源システムの簡易等価モデル

2.1 電源モジュールの簡易モデル

まずは、図1(a)の電源モジュールについて考える. 低電圧電源であるため、電源モジュールは降圧形コンバー 夕を採用している.降圧形は出力フィルタから入力側を

<sup>\*</sup> 平成18年 5 月31日受付

<sup>\*\*</sup> 電気工学科

<sup>\*\*\*</sup> 電気工学専攻博士前期課程

見ると図 2 のようにパルス電圧源  $V_p$  で簡潔に表すこと ができる.ただし、 $V_p$ の波形はモジュールの回路パラ メーターによって決まる値で、 $V_i$  は入力電圧、D は半 導体スイッチの時比率、 $T_s$  はスイッチング周期である. ここで、モデルを簡略化するために全ての電源モジュー ルは同一特性を有し、均等な時間遅れ  $T_s/N$  を伴って理 想的なインターリーブ動作を行うものとする.さらに、

インターリープ動作が行われている間は、電圧リプルは 出力電圧  $V_0$  と比べ十分小さいと仮定できるので、モジュー ル電流は直線的に変化する三角波形となる. 図3 にモジュー ル# 1 の直流成分を除いたリプル電流波形  $\Delta i_1(t)$  を示 す.ここで、三角波の傾き  $m_1, m_2$  はそれぞれ次式で表 される.

$$m_1 = \frac{V_i - V_0}{L} \tag{1}$$

$$m_2 = \frac{V_0}{L} \tag{2}$$

図3からリプル電流  $\Delta i_1(t)$  の大きさ  $\Delta I$  は

$$\Delta I = m_1 D T_s = m_2 (1 - D) T_s \tag{3}$$

となる.

ここで、出力電圧 V。がスイッチング周期 T<sub>s</sub>の期間に



図1 並列電源システム (二台接続)







図3 電源モジュールの電流リプル波形

おいてほとんど一定であると仮定すると、各モジュール 電流はお互い独立であると考えることができ、図4のよ うに三角波電流源が並列接続された回路図で等価表現す ることができる.ただし、ここでは電源モジュール N 台が並列接続された状態を表している.この等価回路は、 あくまでリプル算出のための簡易モデルであり、負荷電 流や出力電圧 V<sub>0</sub>はリプルに依存しないものとして省か れている.

図3からモジュール#1のリプル電流波形 Δi<sub>1</sub>(t) を 求めると,

$$\Delta i_{1}(t) = \begin{cases} m_{1}t - \Delta I/2 & (0 < t < DT_{s}) \\ \Delta I/2 - m_{2}t & (DT_{s} < t < T_{s}) \end{cases}$$
(4)

となる.

同様にモジュール#kについて考えると,位相遅れが 伴うことを除けば式(4)と同じだから

$$\Delta i_{k}(t) = i_{1} \left( t - (k - 1) \frac{T_{s}}{N} \right).$$
(5)

で表すことができる.

ただし、Nは電源モジュールの並列接続台数である.



図4 リプル算出用簡易モデル

2.2 出力コンデンサのリプル算出

したがって,出力コンデンサCに流れ込む電流 i<sub>c</sub>(t) は、全てのモジュール電流を合成することによって,

$$i_C(t) = \sum_{k=1}^N \Delta i_k(t) \tag{6}$$

で得られる.

式(6)から電流リプルの大きさ  $\Delta I_c$ を求めるには,最 大値と最小値の差を求めればよく,

$$\Delta I_c = Max(i_c(t)) - Min(i_c(t)). \tag{7}$$

となる.

ただし,

Max(x)は関数 x(t)の最大値を示す関数であり, Min (x)は x(t)の最小値を示す関数である.

同様に、出力コンデンサ C の電圧リプル波形 Δv<sub>c</sub>(t) は式(6)を積分することによって得られるので、次式と なる.

$$\Delta v_{c}(t) = \frac{1}{C} \int i_{c}(t) dt \tag{8}$$

これから、電圧リプルの大きさ $\Delta V_c$ は $\Delta v_c(t)$ の最大値 と最小値の差を取って、

$$\Delta V_c = Max(v_c(t)) - Min(v_c(t))$$
(9)

で与えられる.

2.3. コンデンサの ESR を考慮したリプル算出

図4の等価回路モデルにおいてコンデンサは理想的で あると仮定したが、実際には図5のように等価直列抵抗 (ESR)が存在するため、この影響も考慮しなければな らない.これについても、まず、ESRは通常数十m 程度であり、これによる電圧降下はV。の大きさに比べ て十分小さいことからモジュール電流波形への影響は無 視することができ、式(6)をそのまま使用することがで きる.この結果、ESRを考慮した出力コンデンサの電 圧リプル Δvc(t)は

$$\Delta v_{c}(t) = \frac{1}{C} \int i_{c}(t) dt + R_{ESR} i_{c}(t)$$
(10)



図5 ESR を考慮したコンデンサ等価回路

で表される. 実機を使って測定データと比較する場合は, 式(8)を式(10)に置き換えることで, 電圧リプル  $\Delta V_c$ を 求めることができる.

3. リプル評価

3.1. ゼロリプル条件

Mathcad を使って計算により電流リプル  $\Delta I_c$  および 電圧リプル  $\Delta V_c$  を求めた. 図6は電流リプルと接続台 数Nの関係を時比率 Dをパラメータとして表している. 同様に,図7には電圧リプルとN,Dの関係を示した. いずれもNの増大に伴って,リプルが減少する傾向に あるが,ある条件下においてはリプルが完全にゼロとな るゼロリプル条件が存在する.

例えば,図6(a)のD=0.2ではN=5でリプルがゼロ となっている.

その他,図6(b),(c),(d),(e)についても同様に

(D = 0.3, N = 10), (D = 0.4, N = 5, 10)

(D=0.5, N=2,4,6,8,10), (D=0.6, N=5,10)

の組合せにおいていずれも  $\Delta I_{c}$  がゼロである.

この結果,図7の電圧リプル特性も同一条件でリプル がゼロとなる.

これらのゼロリプル条件をまとめると以下の関係が明 らかとなる.

$$DN = integer.$$
 (11)

この理由について述べる. 例えば, 2台の並列システム (N=2) について考える. 仮に D=0.7の場合, 電流 波形は図 8 (a)となり, 電流 i<sub>1</sub>(t) と i<sub>2</sub>(t) の山と谷の時 刻は一致せず, その合成電流にはリプルが現れる. しかし, ND=1となる D=0.5では, 電流波形が図8(b)となり, 山と谷の変化が完全に相殺される.

D=0.5,N=8の場合も同様に DN=4となって式(11) を満足するが、このときの電流波形は図8(c)である. い ずれか山が現れたとき、必ず他の谷と重なるのでリプル はゼロとなる. 他の D,N についても式(11)を満足する



図6 出力コンデンサの電流リプル

場合,山と谷が相殺されるのでリプルが完全に除去される.

この性質を上手く利用してゼロリプル電源が実現可能 である.もし、並列電源システム設計時に、接続台数と 時比率との関係が式(11)を満足するように設計すること ができれば原理上ゼロリプルとなる.

例えば5台の電源モジュールで構成した並列電源を考



図7 出力コンデンサの電圧リプル

えた場合,各モジュールの時比率がD=0.2で一様動作 させることができればゼロリプルとなり,出力インダク タンスをより小さくすることが可能となる.しかも,理 論的には出力コンデンサCを除去することができる.

時比率は当然,モジュールの入出力電圧,負荷電流, 回路方式に大きく依存するので任意に選定したり,厳密 に設定することは困難と考えられる.しかし,図9およ



び図100 N をパラメータとした時比率とリプルの関係 から明らかなように,式(11)のゼロリプル条件を満足す る時比率付近では,リプルが非常に小さいため,この条 件を完全に満たさなくとも,その近傍で動作する限り, 大きな低減効果があることは明らかである.よって,ゼ ロリプル電源の実現手法として,式(11)の関係を意識し たシステム設計が今後考えられる.

ただし、ゼロリプルの前提条件としてインターリーブ が適切に機能しなければならない.この点については、 すでに我々は、任意の接続台数の電源モジュールを自動 的に最適な位相差で動作させる自動インターリープ機能 と、これを実現する回路方式を提案しており<sup>(6)</sup>、これを 採用することによって前提条件を満足させることができ る.

3.2 回路シミュレーションとの比較

簡易リプル算出モデルから得られた結果を回路シミュ レーション結果と比較する.回路の条件は以下の通りで ある.



図9 出力コンデンサの電流リプル

入力電圧 V<sub>i</sub> = 5V, 出力電圧 V<sub>o</sub> = 1.5V 各モジュール電流リプルの大きさ ΔI = 5A 負荷電流 I<sub>o</sub> = 50A 時比率 D = 0.3, スイッチング周波数 f<sub>s</sub> = 100kHz 出力コンデンサ容量 C = 470μF, 等価直列抵抗 R<sub>ESR</sub> = 10m

両者の結果を表1に示す.両者の値はいずれも台数の 増加に伴って減少しており,また計算値,シミュレーショ ン結果ともに近い値が得られている.よって,ここで提 案した簡易モデルは有効であるといえる.

本稿では、簡易モデル導出手順と、これを用いたリプ ル算出法について述べたが、今後は実機による簡易モデ ルの検証が必要である.

ただ,式(11)の関係は原理上明らかなので,ゼロリプ ル電源を構成することは十分可能であると考える.

#### 4. むすび

並列電源システムにおける出力電流、電圧リプルの簡







図10 出力コンデンサの電流リプル

易算出モデルを提案し、これから任意の並列電源システムの出力リプルを算出した.この結果、接続台数増加に 伴いリプルは低下するもののその特性は単調減少ではな く、ゼロリプルとなる条件が幾つも存在することが明ら かとなった.この条件を満足するように回路設計に反映 させることができればゼロリプル電源の実現が可能であ ると考えられる.

### 参考文献

- (1) L. Thorsell, P. Lindman, "Reliability analysis of a direct parallel connected n+1 redundant power system based on highly reliable DC/DC modules," 10th IEEE International Telecommunications Energy Conference Record, pp.551-556, 1988.
- (2) B. Choi, B. H. Cho, R. B. Ridley, Fred F. C. Lee, "Control Strategy for multi-module parallel converter system," 21th IEEE Power Electronics Specialists Conference Record, pp.225-234, 1990.
- (3) H. Tanaka, K. Kobayashi, F. Ihara, K. Asahi, M. Motoyama, "Method for centralized voltage control and current balancing for parallel operation of power supply equipment", 10th IEEE International Telecommunications Energy Conference Record, pp. 434-440, 1988.
- (4) R. H. Wu, T. Kohama, Y. Kodera, T. Ninomiya, "Load-Current-Sharing Control for Parallel Operation of DC-to-DC Converters", IEEE Power Electronics Specialists Conference Record, pp.101-107, June 1993.
- (5) 小浜輝彦, 二宮 保, 庄山正仁, "並列コンバータシ ステムにおける新方式位相同期回路について", 電子 情報通信学会論文誌 Vol. J81-B-I, No.10, pp.621-628, October 1998.
- (6) T.Kohama, G.Endo, H.Shimamori, T.Ninomiya, "New Synchronizing Circuit Suitable for Paralleled Converter System with Automatic Interleaving Op eration," Proceedings of IEEE 19th Applied Power Electronics Conference and Exposition, No.17.5, CD-ROM (7 pages), February 2004.

|          | 2 台          |                      | 4 台          |                      | 8 台                 |                      |
|----------|--------------|----------------------|--------------|----------------------|---------------------|----------------------|
|          | 電流リプル<br>[A] | <b>電流リプル</b><br>[mV] | 電流リプル<br>[A] | <b>電流リプル</b><br>[mV] | <b>電流リプル</b><br>[A] | <b>電流リプル</b><br>[mV] |
| 理 論 値    | 2.858        | 3.802                | 0.952        | 0.641                | 0.714               | 0.275                |
| ミュレーション値 | 2.846        | 3.779                | 0.948        | 0.633                | 0.708               | 0.237                |

表1 理論値とシミュレーション結果の比較